Laboratorio de Comunicaciones Digitales
Departamento de Electrónica

Pabellón de Ingeniería
Av. Velez Sarfield 1600
(Ciudad Universitaria)
(5000) Córdoba - Argentina
 

 
Algoritmos y Arquitecturas Paralelizables de Ecualización, Sincronización y Procesamiento de la Información para Canales con Alta Eficiencia Espectral

Descripción
El diseño y análisis de nuevas técnicas de ecualización y sincronización de la información en los sistemas actuales de comunicaciones digitales enfrenta dificultades principalmente para su implementación a las altas velocidades que deben operar. En este contexto, es de fundamental importancia el diseño de algoritmos y arquitecturas paralelizables que permitan utilizar eficientemente el paralelismo inherente del hardware de un circuito integrado o de un circuito de
electrónica programable. Ofreciendo además para el caso de circuitos con electrónica programable, una oportunidad a bajo costo donde no solo es posible evaluar nuevas técnicas de diseño de alta velocidad sino también validar su implementación en desarrollos tecnológicos. El presente proyecto tiene como objetivo principal el estudio y diseño de nuevos algoritmos y arquitecturas digitales para el procesamiento paralelo de datos.

Integrantes
Copyright © 2009 - Todos los Derechos Reservados Web realizada por