Laboratorio de Comunicaciones Digitales
Departamento de Electrónica

Pabellón de Ingeniería
Av. Velez Sarfield 1600
(Ciudad Universitaria)
(5000) Córdoba - Argentina
 

 
Plataforma de Experimentación de Sistemas de Comunicaciones Digitales

Descripción
El análisis y evaluación de nuevas técnicas de procesamiento de la información en sistemas de comunicaciones digitales presenta dificultades dadas las altas velocidades a las que deben operar, resultando frecuentemente ineficiente el uso de la simulación basada en software como método. En este contexto, el uso de electrónica programable ofrece una oportunidad a bajo costo donde no solo se evaluar nuevas técnicas de diseño de alta velocidad sino también validar su implementación en desarrollos tecnológicos. El presente proyecto tiene como objetivo principal el estudio y diseño de una plataforma de experimentación donde evaluar nuevas arquitecturas y algoritmos para el procesamiento de datos a alta velocidad. El método a utilizar será la programación en dispositivos FPGA (Field-Programmable Gate Array) que ofrecen una buena relación costo-beneficio y gran flexibilidad para integrarse con otros dispositivos de comunicaciones. Para la etapas de diseño, simulación y programación se utilizarán herramientas CAD (Computer-Aided Design) orientadas a sistemas electrónicos digitales. El proyecto beneficiará a estudiantes de grado y postgrado de carreras afines a la informática y las telecomunicaciones, contribuyendo al desarrollo de proyectos finales y tesis doctorales. Los resultados del proyecto serán publicados en conferencias y/o revistas nacionales e internacionales y divulgados a través de charlas de difusión y/o encuentros. El proyecto se enmarca dentro de un área de gran importancia para la Provincia de Córdoba, como lo es la informática y las telecomunicaciones, y promete generar conocimiento de gran valor agregado que pueda ser transferido a empresas tecnológicas de la Provincia de Córdoba a través de consultorías o desarrollos de productos.

Integrantes

Publicaciones:
Spectrum Coexistence of LEO and GSO Networks: Design Criteria for LEO Inter-Satellite Links
SLIHS - Simposio Latinoamericano de Infraestructura, Hardware y Software, CLEI, JAIIO, Cordoba, Sep 2017

Multi-match Packet Classification on Memory-Logic Trade-off FPGA-based Architecture
IEEE International Conference on High Performance Switching and Routing (HPSR), Taipei, Taiwan, Jul 2013

Copyright © 2009 - Todos los Derechos Reservados Web realizada por